Search Results (All Fields:"controllers", Author:"Santiago Emilio Acha Alegre", Keywords:"http://udcdata.info/042064")

Resultados de la Navegación (36)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

  Search Relevance Visitas Descargas
Circuito para realizar el control de calidad en una cadena de producción. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.23 294 63
Circuito para realizar el control de calidad en una cadena de producción. (Requiere Plataforma OrCAD 9.1 ó superior)  5.23 306 58
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  5.23 426 66
Circuito para realizar el control de calidad en una cadena de producción. (Requiere Plataforma OrCAD 9.1 ó superior)  5.23 404 65
Circuito para realizar el control de calidad en una cadena de producción. (Requiere Plataforma MicroCAP 9.0 ó superior)  5.23 351 73
Circuito para realizar el control de calidad en una cadena de producción. (Requiere Plataforma OrCAD 9.1 ó superior)  5.23 329 70
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 355 80
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos (Requiere Plataforma Electronics Workbench 5.1 ó superior)  5.21 411 72
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos..1 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 373 63
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 317 75
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 328 57
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 346 67
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 346 70
Circuito para realizar el control de calidad en una cadena de producción. (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 309 66
Circuito para realizar el control de calidad en una cadena de producción. (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 287 52
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 420 84
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 334 74
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 391 67
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 347 78
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 366 76
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 375 90
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 379 72
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 303 69
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 407 59
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 374 63
Circuito de control de una célula de memoria RAM básica, ignorando los circuitos de selección y acondicionadores de E/S de datos..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 413 76
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 376 66
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  5.21 395 75
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 345 57
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 348 79
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 351 53
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  5.21 377 66
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 377 81
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (Requiere Plataforma MicroCAP 9.0 ó superior)  5.21 383 75
Oscilador en puente de Wien con control automático de la ganancia mediante un FET (Requiere Plataforma OrCAD 9.1 ó superior)  3.50 758 129
Oscilador en puente de Wien con control automático de la ganancia mediante un FET (Requiere Plataforma MicroCAP 9.0 ó superior)  3.50 1044 146